Дизайн закрытия
Закрытие проекта Эволюция процесса проектирования Процесс проектирования полупроводниковых устройств эволюционировал от дискретных шагов к потокам, управляемым хронометражом. Ограничения в процессе […]
Закрытие проекта Эволюция процесса проектирования Процесс проектирования полупроводниковых устройств эволюционировал от дискретных шагов к потокам, управляемым хронометражом. Ограничения в процессе […]
Схема расположения интегральной схемы Компоновка интегральных схем Компоновка ИС – это представление схемы в виде геометрических форм, соответствующих слоям компонентов.
Часовой механизм Основы тактового управления Тактовое управление используется для уменьшения динамического рассеивания мощности в синхронных схемах. Синхронизирующее стробирование экономит энергию,
Архитектура VISC Архитектура VISC VISC – это архитектура набора команд и микроархитектура, разработанная Soft Machines. Она использует уровень виртуального программного
Сеть на кристалле Определение и история сетей на кристалле Сети на кристалле (NoC) – это сетевые подсистемы на интегральных схемах,
Стандартная ячейка Основы проектирования стандартных ячеек Стандартные ячейки – это базовые логические элементы, используемые в проектировании интегральных схем. Они обеспечивают
Цифровая электроника Основы цифровой логики Цифровая логика использует логические элементы для обработки информации. Логические элементы могут быть транзисторами, диодами или
Проектирование электрической сети (ИС) Анализ электрических сетей Анализ электрических сетей важен для проектирования и оптимизации энергосистем. Проблемы с электропитанием, такие
Центральный блок обработки Архитектура процессора Процессор – это устройство, которое выполняет инструкции и управляет памятью компьютера. Процессор состоит из различных
Поток проектирования (EDA) Эволюция проектирования ИС Закон Мура стимулировал переход к интегрированным потокам проектирования. Проблемы задержки подключения привели к изменениям
Схематический захват Этапы проектирования EDA Создание схемы является первым шагом к проектированию электронной схемы. Схема создается в интерактивном режиме с
Высокоуровневый синтез Основы высокоуровневого синтеза Высокоуровневый синтез (HLS) позволяет разработчикам создавать аппаратное обеспечение на более высоком уровне абстракции. HLS автоматизирует
Уровень регистрации-передачи Основы оценки мощности в электронике Оценка мощности в электронике важна для определения энергопотребления и оптимизации схем. Существуют различные
Моделирование на уровне транзакций Основы моделирования на уровне транзакций (TLM) TLM – это подход к автоматизированному проектированию цифровых систем. TLML
Размещение (автоматизация электронного проектирования) Основы физического проектирования Физическое проектирование включает в себя разбиение схемы на компоненты и размещение компонентов на
Место и маршрут Определение местоположения и маршрута Этап проектирования, включающий размещение и маршрутизацию электронных компонентов. Включает размещение компонентов и прокладку
Логическая оптимизация Основы логической оптимизации Логическая оптимизация – это процесс поиска эквивалентного представления логической схемы с ограничениями. Оптимизация является частью
Общая логика массива Изобретение и преимущества Generic Array Logic (GAL) GAL был разработан компанией Lattice Semiconductor и является инновацией PAL.
Программируемая логическая матрица История программируемых логических устройств (PLD) PLD – это логические устройства, которые могут быть запрограммированы для выполнения различных
Программируемая логическая матрица Определение и структура PLA PLA – это программируемое логическое устройство для комбинационных схем. Имеет программируемые плоскости И
Цифровая электроника Основы цифровой логики Цифровая логика использует двоичные числа для представления информации. Цифровые системы состоят из логических элементов, которые