Архитектура клипера

Архитектура клиппера Архитектура Clipper 32-разрядная RISC архитектура, разработанная Fairchild Semiconductor.  Не получила широкого распространения, использовалась Intergraph и High Level Hardware.  […]

Архитектура клиппера

  • Архитектура Clipper

    • 32-разрядная RISC архитектура, разработанная Fairchild Semiconductor. 
    • Не получила широкого распространения, использовалась Intergraph и High Level Hardware. 
    • Включала упрощенный набор команд и сложные инструкции, реализованные в ПЗУ макроинструкций. 
  • Процессоры Clipper

    • Первый процессор C100 выпущен в 1986 году, за ним последовали C300 и C400. 
    • C400 использовал суперскалярную диспетчеризацию команд и суперпереходную работу, объединяя два ключевых архитектурных приема. 
    • Intergraph начала работу над C5, но проект не был завершен. 
  • Развитие и патенты

    • Intergraph получила патенты на передовые технологии проектирования процессоров для C5. 
    • Эти патенты стали основой для судебных исков против Intel и других компаний. 
  • Конструкция и регистры

    • Процессоры Clipper состояли из нескольких микросхем, включая центральный процессор, FPU, MMU и кэш-память. 
    • Имели 16 целочисленных и 16 регистров с плавающей запятой, а также программный счетчик и другие регистры. 
  • Обработка прерываний и инструкции

    • Инструкции включали арифметические операции, обработку прерываний и сложные макро-инструкции. 
    • Поддерживали 32×32→32-разрядное умножение и другие операции. 
  • Системы Intergraph

    • Intergraph продавала системы Clipper, ориентированные на рынок САПР, с операционной системой CLIX. 
    • Работала над версией Microsoft Windows NT, но проект был отменен. 
  • Рекомендации

    • Статья содержит краткую историю создания Intergraph и не подходит для составления списка рекомендаций. 

Полный текст статьи:

Архитектура клипера — Википедия

Оставьте комментарий

Прокрутить вверх